-
仿真器開發(fā)工程師(SPICE/FastSpice/Verilog/EMIR方向)
上海、北京、廣州、濟南、韓國首爾、新加坡
崗位描述
1、負責模擬電路仿真軟件的功能開發(fā)和性能優(yōu)化,包括解析電路網(wǎng)表文件、構(gòu)建電路仿真數(shù)據(jù)庫、減少內(nèi)存用量和提高運行速度等工作; 2、仿真新功能的開發(fā)和維護。
崗位要求
1、計算機、電路或微電子相關(guān)專業(yè)本科以上學歷; 2、掌握基本的C++編程,熟悉常用的數(shù)據(jù)結(jié)構(gòu)和算法原理; 3、有以下背景者優(yōu)先: a)具有較強的C/C++開發(fā)經(jīng)驗; b)了解編譯原理。
-
數(shù)字仿真器產(chǎn)品工程師
上海、北京、廣州、濟南、韓國首爾
崗位描述
數(shù)字驗證工具產(chǎn)品工程師(PE)是研發(fā)團隊和客戶之間的橋梁。PE一方面擁有良好的數(shù)字電路前端設(shè)計和驗證背景,另一方面不斷學習和掌握數(shù)字電路驗證相關(guān)的各種技術(shù),所以PE能夠?qū)﹃P(guān)鍵客戶提供深入的技術(shù)支持,也能和研發(fā)一起緊密合作來開發(fā)新的數(shù)字驗證技術(shù)。 PE的職責一般包括客戶支持與合作、電路問題調(diào)試和追蹤、測試、功能定義、文檔和新技術(shù)相關(guān)的培訓等。
崗位要求
1、兩年以上的數(shù)字電路前端設(shè)計和驗證的經(jīng)驗和良好的電路背景知識; 2、數(shù)字電路經(jīng)驗包括但不限于memory controller, CPU, Compute-in-Memory, GPU,高速數(shù)字接口電路等; 3、熟悉HDL語音,包括Verilog和Systemverilog,熟悉UVM驗證方法學和相關(guān)常用模塊; 4、熟悉和具體使用數(shù)字驗證相關(guān)EDA工具和配置的經(jīng)驗,并能對RTL進行調(diào)試; 5、良好的溝通技巧和團隊合作 6、良好的英文交流能力。
-
設(shè)計平臺產(chǎn)品工程師
上海、北京、廣州、濟南
崗位描述
1、定義DRAM/SRAM/FLASH memory在設(shè)計平臺上的設(shè)計全流程,推動相關(guān)工具流程的開發(fā); 2、負責驗證實際memory設(shè)計流程在設(shè)計平臺上的應用,包括原理圖設(shè)計,版圖設(shè)計,仿真和驗證; 3、主動與終端用戶交流,尋求各方建議,確保memory設(shè)計的高質(zhì)量并持續(xù)改進工具平臺;改革和創(chuàng)新設(shè)計驗證方法。
崗位要求
1、電子工程, 微電子相關(guān)專業(yè), 學士8年以上、碩士5年以上工作經(jīng)驗; 2、優(yōu)秀的CMOS電路設(shè)計基礎(chǔ); 3、有大規(guī)模數(shù)模混合電路設(shè)計,功能驗證和分析經(jīng)驗,有DRAM/SRAM/FLASH相關(guān)的設(shè)計和驗證經(jīng)驗; 4、有布局布線設(shè)計知識和經(jīng)驗者優(yōu)先; 5、了解并能夠使用電路設(shè)計常用的EDA工具,對EDA工具開發(fā)有深刻的見解; 6、良好的溝通和團隊協(xié)作能力。
-
標準單元自動化設(shè)計工具產(chǎn)品工程師
上海、北京、濟南
崗位描述
1、負責標準單元庫(Standard Cell Library)的自動優(yōu)化設(shè)計工具的產(chǎn)品設(shè)計與功能制定; 2、根據(jù)市場與客戶需求設(shè)計、規(guī)劃產(chǎn)品功能,作為研發(fā)團隊成員參與制定產(chǎn)品的開發(fā)計劃 3、負責軟件的測試與評估,撰寫產(chǎn)品文檔 4、參與客戶支持與售后服務(wù)
崗位要求
1、微電子、電子工程、計算機、數(shù)學、物理或其它相關(guān)專業(yè)的正規(guī)全日制學士及以上學歷; 2、2年以上的電路設(shè)計經(jīng)驗;熟悉模擬、數(shù)字電路的設(shè)計流程; 3、具有良好的溝通能力、獨立工作的能力和團隊合作精神;英文讀寫流利; 4、善于獨立思考,注重細節(jié),擁有良好的自學能力、自我管理能力; 5、有以下背景者優(yōu)先: a)有標準單元庫設(shè)計的經(jīng)驗; b)掌握一種腳本語言包括Bash, Python, Perl, Tcl等; c)有客戶支持的經(jīng)驗。
-
PDK/PCell開發(fā)工程師
上海
崗位描述
1、根據(jù)客戶和工藝要求,完成PDK項目開發(fā); 2、獨立開發(fā)PDK library,包括Pcell、callback、CDF、symbol view等; 3、完善和優(yōu)化PDK開發(fā)和驗證QA流程; 4、PDK相關(guān)技術(shù)支持及客戶培訓。
崗位要求
1、本科以上學歷,微電子、電子信息工程或相關(guān)專業(yè),2年以上相關(guān)工作經(jīng)驗; 2、熟練掌握Cadence virtuoso,calibre/pvs/icv等相關(guān)EDA工具,熟悉DRC/LVS/LPE相關(guān)開發(fā)工具,悉器件物理結(jié)構(gòu)、Layout Design Rule,了解器件spice model,了解半導體工藝流程、器件物理結(jié)構(gòu)專業(yè)內(nèi)容; 3、較強的編程能力,熟悉TCL/SKILL/Perl/Python/等腳本語言,會使用GTE PAS工具優(yōu)先; 4、良好的溝通能力和團隊合作精神,具備獨立工作分析和解決問題的能力,良好的中英文讀寫和口頭溝通能力。